专利摘要:
一種顯示裝置包含畫素陣列、資料線及資料驅動器。畫素陣列具有設置於相異列之第一畫素及與第一畫素相鄰的第二畫素。資料線係用來將顯示同一畫面之第一畫素電壓及第二畫素電壓分別傳輸至第一畫素與第二畫素。資料驅動器係用來根據輸入影像資料產生第一畫素電壓及第二畫素電壓饋入至資料線。資料驅動器包括電壓分析單元與電壓設定單元。電壓分析單元係用來計算第一畫素電壓與第二畫素電壓的差值電壓,並將差值電壓與預設電壓作比較以產生控制訊號。電壓設定單元係用來根據控制訊號以設定資料線之電壓。
公开号:TW201310431A
申请号:TW100131067
申请日:2011-08-30
公开日:2013-03-01
发明作者:Huan-Hsin Li;Yu-Jen Chen;de-zhang Peng;Chi-Fu Tsao
申请人:Au Optronics Corp;
IPC主号:G09G3-00
专利说明:
顯示裝置及其畫素電壓驅動方法
本發明係有關於一種顯示裝置及其驅動方法,尤指一種具適應性資料線電壓驅動機制的顯示裝置及其畫素電壓驅動方法。
平面顯示裝置(Flat Panel Display;FPD)是目前廣泛使用的顯示器,其具有外型輕薄、省電以及低輻射等優點。一般而言,平面顯示裝置包含有畫素陣列、資料驅動器、掃描驅動器、複數資料線、以及複數掃描線。資料驅動器係用來提供複數資料訊號透過複數資料線饋入至畫素陣列,掃描驅動器係用來提供複數掃描訊號透過複數掃描線饋入至畫素陣列,而畫素陣列即根據複數資料訊號與複數掃描訊號進行畫素電壓寫入運作以輸出影像。然而,在大尺寸顯示面板中,資料線的線阻與寄生電容會因長度加長而變大,故資料線電壓變化導致的充放電驅動功率消耗也隨之增加。所以,如何降低顯示裝置之資料線電壓變化導致的充放電驅動功率消耗已成為重要課題。
依據本發明之實施例,揭露一種畫素電壓驅動方法,用以降低顯示裝置的資料線驅動功率消耗。此顯示裝置具有設置於相異列之第一畫素及與第一畫素相鄰的第二畫素。此種畫素電壓驅動方法包含:提供用來寫入第一畫素之第一畫素電壓及用來寫入第二畫素之第二畫素電壓,其中第一畫素電壓及第二畫素電壓係用以顯示同一畫面;計算第一畫素電壓與第二畫素電壓的差值電壓,並將差值電壓與預設電壓作比較以產生比較結果;以及根據比較結果以進行將第二畫素電壓寫入第二畫素的畫素電壓驅動運作。
依據本發明之實施例,另揭露一種具適應性資料線電壓驅動機制的顯示裝置,其包含畫素陣列、資料線、以及資料驅動器。畫素陣列具有設置於相異列之第一畫素及與第一畫素相鄰的第二畫素。電連接於第一畫素與第二畫素的資料線係用來將顯示同一畫面之第一畫素電壓及第二畫素電壓分別傳輸至第一畫素與第二畫素。電連接於資料線的資料驅動器係用來根據輸入影像資料產生第一畫素電壓及第二畫素電壓。資料驅動器包含電壓分析單元與電壓設定單元。電壓分析單元係用來計算第一畫素電壓與第二畫素電壓的差值電壓,並將差值電壓與預設電壓作比較以產生控制訊號。電連接於電壓分析單元與資料線的電壓設定單元係用來根據控制訊號以設定資料線之電壓。
下文依本發明顯示裝置及其畫素電壓驅動方法,特舉實施例配合所附圖式作詳細說明,但所提供之實施例並非用以限制本發明所涵蓋的範圍,而方法流程步驟編號更非用以限制其執行先後次序,任何由方法步驟重新組合之執行流程,所產生具有均等功效的方法,皆為本發明所涵蓋的範圍。
第1圖為本發明較佳實施例之具適應性資料線電壓驅動機制的顯示裝置之結構示意圖。如第1圖所示,顯示裝置100包含資料驅動器110、掃描驅動器120、電連接於資料驅動器110的複數資料線150、電連接於掃描驅動器120的複數掃描線160、以及畫素陣列170。資料驅動器110係用來將輸入影像資料Sdata轉換為複數資料訊號分別饋入至複數資料線150。掃描驅動器120係用來提供複數掃描訊號分別饋入至複數掃描線160。畫素陣列170包含複數成矩陣排列的畫素175。每一畫素175電連接於對應資料線150與對應掃描線160,用來根據對應資料訊號與對應掃描訊號進行畫素電壓寫入運作以輸出影像。譬如,以電連接於資料線DLm與掃描線GLn之畫素Pn_m而言,當掃描訊號SGn致能畫素Pn_m的寫入運作時,具畫素電壓VPn_m之資料訊號SDm係被寫入畫素Pn_m。或者,以電連接於資料線DLm與掃描線GLn+1之畫素Pn+1_m而言,當掃描訊號SGn+1致能畫素Pn+1_m的寫入運作時,具畫素電壓VPn+1_m之資料訊號SDm係被寫入畫素Pn+1_m。
資料驅動器110包含電壓分析單元112、電壓設定單元114、以及複數緩衝器118。在另一實施例中,電壓分析單元112係設置於顯示裝置100之時序控制器(Timing controller)內。電壓分析單元112是用來計算相異列之兩相鄰畫素的畫素電壓之差值電壓Vdiff,並將差值電壓Vdiff與預設電壓Vpd作比較以產生控制訊號Sctr,譬如計算畫素電壓VPn_m與畫素電壓VPn+1_m之差值電壓Vdiff並進行比較運作以產生控制訊號Sctr。預設電壓Vpd可為最高畫素電壓與最低畫素電壓之差壓,或可為小於此差壓之正電壓(譬如此差壓之一半)。電連接於電壓分析單元112與複數資料線150的電壓設定單元114,係用來根據控制訊號Sctr以設定資料線電壓,譬如根據畫素電壓VPn_m與畫素電壓VPn+1_m之差值電壓Vdiff進行比較運作所產生之控制訊號Sctr以設定資料線DLm之電壓。
第2圖為第1圖之顯示裝置運用本發明第一畫素電壓驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。在第2圖中,由上往下的訊號分別為掃描訊號SGn、掃描訊號SGn+1、對應於比較結果Vdiff≧Vpd的資料訊號SDm、以及對應於比較結果Vdiff<Vpd的資料訊號SDm。請注意,在另一實施例中,比較結果Vdiff≧Vpd與Vdiff<Vpd可分別置換為比較結果Vdiff>Vpd與Vdiff≦Vpd。參閱第2圖與第1圖,於時段TP1內,掃描驅動器120提供具高準位之掃描訊號SGn以致能畫素Pn_m的寫入運作,此時資料驅動器110提供具畫素電壓VPn_m之資料訊號SDm至資料線DLm,從而將畫素電壓VPn_m寫入畫素Pn_m。請注意,電壓分析單元112可在將畫素電壓VPn_m寫入畫素Pn_m之前或之後,執行對應於畫素電壓VPn_m與畫素電壓VPn+1_m的差值與比較運作。於時段TP2內,掃描驅動器120提供具高準位之掃描訊號SGn+1以致能畫素Pn+1_m的寫入運作,此時資料驅動器110提供具畫素電壓VPn+1_m之資料訊號SDm至資料線DLm,從而將畫素電壓VPn+1_m寫入畫素Pn+1_m。
在介於時段TP1與時段TP2間的時段Tx內,亦即在畫素電壓VPn_m被寫入畫素Pn_m後至資料驅動器110將具畫素電壓VPn+1_m之資料訊號SDm饋入資料線DLm前的時段內,若差值電壓Vdiff不小於預設電壓Vpd,則電壓設定單元114根據控制訊號Sctr將資料線DLm之電壓設定為參考電壓Vr,譬如根據控制訊號Sctr將資料線DLm連接至具參考電壓Vr之電源線。參考電壓Vr可為接地電壓,或為介於最高畫素電壓與最低畫素電壓之中間電壓。因此,在資料線DLm之資料訊號SDm從畫素電壓VPn_m變更至畫素電壓VPn+1_m的過程中,電連接於資料線DLm的緩衝器118僅需用來將資料線DLm之電壓從參考電壓Vr變更至畫素電壓VPn+1_m,亦即可顯著降低緩衝器118的驅動功率消耗。請注意,電壓設定單元114於時段TP2內係將資料線DLm與上述具參考電壓Vr之電源線斷開,如此電連接於資料線DLm的緩衝器118才可進行輸出畫素電壓VPn+1_m的運作。
或者,若差值電壓Vdiff小於預設電壓Vpd,則將資料線DLm之電壓於時段Tx內實質上維持在畫素電壓VPn_m,據以避免因資料線DLm之非必要電壓切換導致額外充放電驅動功率消耗。尤其是在畫素電壓VPn+1_m等於畫素電壓VPn_m的情況下,若將資料線DLm之電壓從畫素電壓VPn_m先切換至參考電壓Vr,再切換至畫素電壓VPn+1_m,則顯然會導致額外充放電驅動功率消耗,但若將資料線DLm之電壓於時段Tx內實質上維持在等於畫素電壓VPn+1_m之畫素電壓VPn_m,則從時段TP1至時段TP2的運作過程中,所消耗的充放電驅動功率幾乎為零。
第3圖為第1圖之具適應性資料線電壓驅動機制的顯示裝置100執行第一畫素電壓驅動方法的畫素電壓/資料線電壓分析列表。第4圖為具傳統式資料線電壓驅動機制的顯示裝置執行其畫素電壓驅動方法的畫素電壓/資料線電壓分析列表。第5圖為具分功式(Power Division Mode)資料線電壓驅動機制的顯示裝置執行其畫素電壓驅動方法的畫素電壓/資料線電壓分析列表。請注意,在對應於第3圖之適應性資料線電壓驅動機制的第一畫素電壓驅動方法運作中,預設電壓Vpd可設為30V或設為小於30V之正電壓,而參考電壓Vr係為0V。此外,具傳統式/分功式資料線電壓驅動機制的顯示裝置均包含第1圖所示之複數資料線150、複數掃描線160及畫素陣列170。
如第3圖所示,在具適應性資料線電壓驅動機制的顯示裝置100執行第一畫素電壓驅動方法的運作中,由於畫素電壓VPn_m-2與畫素電壓VPn+1_m-2之差值電壓Vdiff小於預設電壓Vpd,故資料線DLm-2之資料訊號SDm-2於時段Tx內約保持在畫素電壓VPn_m-2(-15V)。同理,由於畫素電壓VPn_m-1與畫素電壓VPn+1_m-1之差值電壓Vdiff小於預設電壓Vpd,故資料線DLm-1之資料訊號SDm-1於時段Tx內約保持在畫素電壓VPn_m-1(-15V)。此外,由於畫素電壓VPn_m+2與畫素電壓VPn+1_m+2之差值電壓Vdiff小於預設電壓Vpd,故資料線DLm+2之資料訊號SDm+2於時段Tx內約保持在畫素電壓VPn_m+2(+15V)。至於畫素電壓VPn_m與畫素電壓VPn+1_m之差值電壓Vdiff則不小於預設電壓Vpd,故資料線DLm之資料訊號SDm於時段Tx內係被設定為參考電壓Vr(0V)。另,畫素電壓VPn_m+1與畫素電壓VPn+1_m+1之差值電壓Vdiff亦不小於預設電壓Vpd,故資料線DLm+1之資料訊號SDm+1於時段Tx內也被設定為參考電壓Vr(0V)。所以,在第2圖所示之從時段Tx至時段TP2的過程中,資料線DLm-2、DLm-1及DLm+2的電壓瞬間變化量ΔSD均為0V,而資料線DLm及DLm+1的電壓瞬間變化量ΔSD均為15V。亦即,在具適應性資料線電壓驅動機制的顯示裝置100執行第一畫素電壓驅動方法的上述運作中,電連接於資料線DLm-2~DLm+2的複數緩衝器118所需驅動之資料線電壓瞬間變化量總和為30V。
在第4圖所示的具傳統式資料線電壓驅動機制的顯示裝置執行其畫素電壓驅動方法的運作中,資料線DLm-2~DLm+2的電壓於時段Tx內分別被保持在畫素電壓VPn_m-2~VPn_m+2,故相對應之資料線電壓瞬間變化量總和為60V。在第5圖所示的具分功式資料線電壓驅動機制的顯示裝置執行其畫素電壓驅動方法的運作中,資料線DLm-2~DLm+2的電壓於時段Tx內均設定為參考電壓Vr(0V),故相對應之資料線電壓瞬間變化量總和為75V。由上述可知,相較於習知顯示裝置之傳統式/分功式資料線電壓驅動機制的運作,顯示裝置100之適應性資料線電壓驅動機制的運作可顯著降低複數緩衝器118所需驅動之資料線電壓瞬間變化量總和,從而顯著降低複數緩衝器118的總驅動功率消耗。
第6圖為第1圖之顯示裝置運用本發明第二畫素電壓驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。在第6圖中,由上往下的訊號分別為掃描訊號SGn、掃描訊號SGn+1、對應於比較結果Vdiff≧Vpd的資料訊號SDm、以及對應於比較結果Vdiff<Vpd的資料訊號SDm。同理,在另一實施例中,比較結果Vdiff≧Vpd與Vdiff<Vpd可分別置換為比較結果Vdiff>Vpd與Vdiff≧Vpd。參閱第6圖與第1圖,於時段TP1內,掃描驅動器120提供具高準位之掃描訊號SGn以致能畫素Pn_m的寫入運作,此時資料驅動器110提供具畫素電壓VPn_m之資料訊號SDm至資料線DLm,從而將畫素電壓VPn_m寫入畫素Pn_m。於時段TP2內,掃描驅動器120提供具高準位之掃描訊號SGn+1以致能畫素Pn+1_m的寫入運作,此時資料驅動器110提供具畫素電壓VPn+1_m之資料訊號SDm至資料線DLm,從而將畫素電壓VPn+1_m寫入畫素Pn+1_m。
若差值電壓Vdiff不小於預設電壓Vpd,則在時段TP1後之第一時段Tx1內,電壓設定單元114根據控制訊號Sctr將資料線DLm之電壓設定為第一參考電壓Vr1,並在介於第一時段Tx1與時段TP2間的第二時段Tx2內,電壓設定單元114根據控制訊號Sctr將資料線DLm之電壓設定為異於第一參考電壓Vr1之第二參考電壓Vr2。第一參考電壓Vr1與第二參考電壓Vr2係為介於最高畫素電壓與最低畫素電壓的二中間電壓。因此,在資料線DLm之資料訊號SDm從畫素電壓VPn_m變更至畫素電壓VPn+1_m的過程中,電連接於資料線DLm的緩衝器118僅需用來將資料線DLm之電壓從第二參考電壓Vr2變更至畫素電壓VPn+1_m,亦即可顯著緩衝器118的驅動功率消耗。或者,若差值電壓Vdiff小於預設電壓Vpd,則將資料線DLm之電壓於第一時段Tx1與第二時段Tx1內均實質上維持在畫素電壓VPn_m,據以避免因資料線DLm之非必要電壓切換導致額外充放電驅動功率消耗。請注意,在基於第二畫素電壓驅動方法的運作中,介於時段TP1與時段TP2的中間時段可分割為更多時段,並配合更多參考電壓以提供多階電壓變更程序,據以將資料訊號SDm從畫素電壓VPn_m切換至畫素電壓VPn+1_m。
第7圖為上述用於第1圖之顯示裝置100的第一畫素電壓驅動方法之流程圖。如第7圖所示,第一畫素電壓驅動方法的流程800包含下列步驟:步驟S810:提供用來寫入第一畫素Pn_m之第一畫素電壓VPn_m及用來寫入第二畫素Pn+1_m之第二畫素電壓VPn+1_m,其中第一畫素電壓VPn_m及第二畫素電壓VPn+1_m係用以顯示同一畫面;步驟S815:將第一畫素電壓VPn_m寫入第一畫素Pn_m;步驟S820:計算第一畫素電壓VPn_m與第二畫素電壓VPn+1_m的差值電壓Vdiff;步驟S825:判斷差值電壓Vdiff是否大於或不小於預設電壓Vpd,若差值電壓Vdiff大於或不小於預設電壓Vpd,則執行步驟S830,否則執行步驟S880;步驟S830:在將第一畫素電壓VPn_m寫入第一畫素Pn_m後至將第二畫素電壓VPn+1_m饋入第二畫素Pn+1_m前的時段內,將顯示裝置100之電連接第一畫素Pn_m及第二畫素Pn+1_m的資料線DLm之電壓設定為參考電壓Vr;步驟S880:在將第一畫素電壓VPn_m寫入第一畫素Pn_m後至將第二畫素電壓VPn+1_m饋入第二畫素Pn+1_m前的時段內,將資料線DLm之電壓實質上維持在第一畫素電壓VPn_m;以及步驟S890:將第二畫素電壓VPn+1_m饋入資料線DLm,進而將第二畫素電壓VPn+1_m寫入第二畫素Pn+1_m。
在上述第一畫素電壓驅動方法的流程800中,預設電壓Vpd可為最高畫素電壓與最低畫素電壓之差壓,或可為小於此差壓之正電壓(譬如此差壓之一半)。參考電壓Vr可為接地電壓,或為介於最高畫素電壓與最低畫素電壓之中間電壓。在第7圖所示的實施例中,計算第一畫素電壓VPn_m與第二畫素電壓VPn+1_m的差值電壓Vdiff(步驟S820),係在將第一畫素電壓VPn_m寫入第一畫素Pn_m(步驟S815)之後執行。在另一實施例中,計算第一畫素電壓VPn_m與第二畫素電壓VPn+1_m的差值電壓Vdiff(步驟S820),係在將第一畫素電壓VPn_m寫入第一畫素Pn_m(步驟S815)之前執行。
第8圖為上述用於第1圖之顯示裝置100的第二畫素電壓驅動方法之流程圖。如第8圖所示,第二畫素電壓驅動方法的流程900包含下列步驟:步驟S810:提供用來寫入第一畫素Pn_m之第一畫素電壓VPn_m及用來寫入第二畫素Pn+1_m之第二畫素電壓VPn+1_m,其中第一畫素電壓VPn_m及第二畫素電壓VPn+1_m係用以顯示同一畫面;步驟S815:將第一畫素電壓VPn_m寫入第一畫素Pn_m;步驟S820:計算第一畫素電壓VPn_m與第二畫素電壓VPn+1_m的差值電壓Vdiff;步驟S825:判斷差值電壓Vdiff是否大於或不小於預設電壓Vpd,若差值電壓Vdiff大於或不小於預設電壓Vpd,則執行步驟S840,否則執行步驟S880;步驟S840:在將第一畫素電壓VPn_m寫入第一畫素Pn_m後之第一時段內,將顯示裝置100之電連接第一畫素Pn_m及第二畫素Pn+1_m的資料線DLm之電壓設定為第一參考電壓Vr1;步驟S845:在第一時段後至將第二畫素電壓VPn+1_m饋入第二畫素Pn+1_m前的第二時段內,將資料線DLm之電壓設定為異於第一參考電壓Vr1之第二參考電壓Vr2;步驟S880:在將第一畫素電壓VPn_m寫入第一畫素Pn_m後至將第二畫素電壓VPn+1_m饋入第二畫素Pn+1_m前的時段內,將資料線DLm之電壓實質上維持在第一畫素電壓VPn_m;以及步驟S890:將第二畫素電壓VPn+1_m饋入資料線DLm,進而將第二畫素電壓VPn+1_m寫入第二畫素Pn+1_m。
如第8圖所示,第二畫素電壓驅動方法(流程900)係類似於第7圖之第一畫素電壓驅動方法(流程800),主要差異在於將步驟S830置換為步驟S840及步驟S845。步驟S840及步驟S845所述之第一參考電壓Vr1與第二參考電壓Vr2係為介於最高畫素電壓與最低畫素電壓的二中間電壓。
綜上所述,本發明具適應性資料線電壓驅動機制的顯示裝置及其畫素電壓驅動方法,可在相鄰畫素之兩畫素電壓寫入時段間的中間時段,進行適應性資料線電壓設定運作,據以減少資料線電壓瞬間變化量總和,從而降低資料線驅動功率消耗。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何具有本發明所屬技術領域之通常知識者,在不脫離本發明之精神和範圍內,當可作各種更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100...顯示裝置
110...資料驅動器
112...電壓分析單元
114...電壓設定單元
118...緩衝器
120...掃描驅動器
150...資料線
160...掃描線
170...畫素陣列
175...畫素
800、900...流程
GLn、GLn+1...掃描線
DLm-2、DLm-1、DLm、DLm+1、DLm+2...資料線
Pn_m-2~Pn+1_m+2...畫素
S810~S890...步驟
Sctr...控制訊號
Sdata...輸入影像資料
SDm-2、SDm-1、SDm、SDm+1、SDm+2...資料訊號
SGn、SGn+1...掃描訊號
TP1、TP2、Tx...時段
Tx1...第一時段
Tx2...第二時段
Vdiff...差值電壓
Vpd...預設電壓
VPn_m-2~VPn+1_m+2...畫素電壓
Vr...參考電壓
Vr1...第一參考電壓
Vr2...第二參考電壓
第1圖為本發明較佳實施例之具適應性資料線電壓驅動機制的顯示裝置之結構示意圖。
第2圖為第1圖之顯示裝置運用本發明第一畫素電壓驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。
第3圖為第1圖之具適應性資料線電壓驅動機制的顯示裝置執行第一畫素電壓驅動方法的畫素電壓/資料線電壓分析列表。
第4圖為具傳統式資料線電壓驅動機制的顯示裝置執行其畫素電壓驅動方法的畫素電壓/資料線電壓分析列表。
第5圖為具分功式資料線電壓驅動機制的顯示裝置執行其畫素電壓驅動方法的畫素電壓/資料線電壓分析列表。
第6圖為第1圖之顯示裝置運用本發明第二畫素電壓驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。
第7圖為上述用於第1圖之顯示裝置的第一畫素電壓驅動方法之流程圖。
第8圖為上述用於第1圖之顯示裝置的第二畫素電壓驅動方法之流程圖。
800...流程
S810~S890...步驟
权利要求:
Claims (20)
[1] 一種顯示裝置之畫素電壓驅動方法,該顯示裝置具有設置於相異列之一第一畫素及一與該第一畫素相鄰的第二畫素,該畫素電壓驅動方法包含:提供用來寫入該第一畫素之一第一畫素電壓及用來寫入該第二畫素之一第二畫素電壓,其中該第一畫素電壓及該第二畫素電壓係用以顯示同一畫面;計算該第一畫素電壓與該第二畫素電壓的一差值電壓,並將該差值電壓與一預設電壓作比較以產生一比較結果;以及根據該比較結果以進行將該第二畫素電壓寫入該第二畫素的畫素電壓驅動運作。
[2] 如請求項1所述之顯示裝置之畫素電壓驅動方法,其中該預設電壓係為一最高畫素電壓與一最低畫素電壓之差壓。
[3] 如請求項1所述之顯示裝置之畫素電壓驅動方法,其中該預設電壓係為一最高畫素電壓與一最低畫素電壓之差壓的一半。
[4] 如請求項1所述之顯示裝置之畫素電壓驅動方法,其中根據該比較結果以進行將該第二畫素電壓寫入該第二畫素的畫素電壓驅動運作之步驟包含:若該差值電壓小於或不大於該預設電壓,則在將該第一畫素電壓寫入該第一畫素後至將該第二畫素電壓饋入該第二畫素前的時段內,將該顯示裝置之一電連接該第一畫素及該第二畫素的資料線之電壓實質上維持在該第一畫素電壓。
[5] 如請求項1所述之顯示裝置之畫素電壓驅動方法,其中根據該比較結果以進行將該第二畫素電壓寫入該第二畫素的畫素電壓驅動運作之步驟包含:若該差值電壓大於或不小於該預設電壓,則在將該第一畫素電壓寫入該第一畫素後至將該第二畫素電壓饋入該第二畫素前的時段內,將該顯示裝置之一電連接該第一畫素及該第二畫素的資料線之電壓設定為一參考電壓。
[6] 如請求項5所述之顯示裝置之畫素電壓驅動方法,其中該參考電壓係為接地電壓。
[7] 如請求項5所述之顯示裝置之畫素電壓驅動方法,其中該參考電壓係為一介於一最高畫素電壓與一最低畫素電壓之中間電壓。
[8] 如請求項1所述之顯示裝置之畫素電壓驅動方法,其中根據該比較結果以進行將該第二畫素電壓寫入該第二畫素的畫素電壓驅動運作之步驟包含:若該差值電壓大於或不小於該預設電壓,則在將該第一畫素電壓寫入該第一畫素後的一第一時段內,將該顯示裝置之一電連接該第一畫素及該第二畫素的資料線之電壓設定為一第一參考電壓,並在該第一時段後至將該第二畫素電壓饋入該第二畫素前的一第二時段內,將該資料線之電壓設定為一異於該第一參考電壓之第二參考電壓;其中該第一參考電壓與該第二參考電壓係為介於一最高畫素電壓與一最低畫素電壓的二中間電壓。
[9] 如請求項1所述之顯示裝置之畫素電壓驅動方法,還包含將該第一畫素電壓寫入該第一畫素,其中計算該第一畫素電壓與該第二畫素電壓的該差值電壓,並將該差值電壓與該預設電壓作比較以產生該比較結果之步驟係在將該第一畫素電壓寫入該第一畫素之前執行。
[10] 如請求項1所述之顯示裝置之畫素電壓驅動方法,還包含將該第一畫素電壓寫入該第一畫素,其中計算該第一畫素電壓與該第二畫素電壓的該差值電壓,並將該差值電壓與該預設電壓作比較以產生該比較結果之步驟係在將該第一畫素電壓寫入該第一畫素之後執行。
[11] 一種顯示裝置,其包含:一畫素陣列,具有設置於相異列之一第一畫素及一與該第一畫素相鄰的第二畫素;一資料線,電連接於該第一畫素與該第二畫素,該資料線係用來將顯示同一畫面之一第一畫素電壓及一第二畫素電壓分別傳輸至該第一畫素與該第二畫素;以及一資料驅動器,電連接於該資料線,該資料驅動器係用來根據一輸入影像資料產生該第一畫素電壓及該第二畫素電壓,該資料驅動器包含:一電壓分析單元,用來計算該第一畫素電壓與該第二畫素電壓的一差值電壓,並將該差值電壓與一預設電壓作比較以產生一控制訊號;以及一電壓設定單元,電連接於該電壓分析單元與該資料線,該電壓設定單元係用來根據該控制訊號以設定該資料線之電壓。
[12] 如請求項11所述之顯示裝置,其中若該差值電壓大於或不小於該預設電壓,則該電壓設定單元根據該控制訊號在該第一畫素電壓被寫入該第一畫素後至將該第二畫素電壓饋入該資料線前的時段內,將該資料線之電壓設定為一參考電壓。
[13] 如請求項12所述之顯示裝置,其中該參考電壓係為一介於一最高畫素電壓與一最低畫素電壓之中間電壓。
[14] 如請求項11所述之顯示裝置,其中若該差值電壓大於或不小於該預設電壓,則該電壓設定單元根據該控制訊號在該第一畫素電壓被寫入該第一畫素後的一第一時段內,將該資料線之電壓設定為一第一參考電壓,並在該第一時段後至將該第二畫素電壓饋入該資料線前的一第二時段內,將該資料線之電壓設定為一異於該第一參考電壓之第二參考電壓,其中該第一參考電壓與該第二參考電壓係為介於一最高畫素電壓與一最低畫素電壓的二中間電壓。
[15] 如請求項11所述之顯示裝置,其中若該差值電壓小於或不大於該預設電壓,則該電壓設定單元根據該控制訊號在該第一畫素電壓被寫入該第一畫素後至將該第二畫素電壓饋入該資料線前的時段內,將該資料線之電壓實質上維持在該第一畫素電壓。
[16] 如請求項11所述之顯示裝置,其中該預設電壓係為一最高畫素電壓與一最低畫素電壓之差壓。
[17] 如請求項11所述之顯示裝置,其中該預設電壓係為一最高畫素電壓與一最低畫素電壓之差壓的一半。
[18] 如請求項11所述之顯示裝置,還包含:一掃描驅動器,電連接於該第一畫素與該第二畫素,該掃描驅動器係用來提供一第一掃描訊號以控制該第一畫素進行寫入運作,並提供一第二掃描訊號以控制該第二畫素進行寫入運作。
[19] 如請求項11所述之顯示裝置,其中該電壓分析單元係在該第一畫素電壓被寫入該第一畫素之前,計算該第一畫素電壓與該第二畫素電壓的該差值電壓,並將該差值電壓與該預設電壓作比較以產生該控制訊號。
[20] 如請求項11所述之顯示裝置,其中該電壓分析單元係在該第一畫素電壓被寫入該第一畫素之後,計算該第一畫素電壓與該第二畫素電壓的該差值電壓,並將該差值電壓與該預設電壓作比較以產生該控制訊號。
类似技术:
公开号 | 公开日 | 专利标题
TWI441154B|2014-06-11|顯示裝置及其畫素電壓驅動方法
KR102049228B1|2019-11-28|전력 소모를 줄일 수 있는 전하 공유 방법과 상기 방법을 수행할 수 있는 장치들
US10262580B2|2019-04-16|Flexible display device with gate-in-panel circuit
JP5214654B2|2013-06-19|適応充電/放電時間を有する液晶ディスプレイ装置及び関連駆動方法
KR102120467B1|2020-06-09|선택적 센싱을 구동하는 타이밍 컨트롤러 및 이를 포함하는 유기발광표시장치
CN105741736A|2016-07-06|显示装置及其驱动方法
TWI411989B|2013-10-11|顯示器驅動電路及方法
JP2009086630A|2009-04-23|液晶表示装置の駆動方法
US10488727B2|2019-11-26|Array substrate including insulated pixel electrodes, liquid crystal display panel, and pixel charging method
KR101676608B1|2016-11-16|액정 표시장치 및 그의 구동방법
US20150015564A1|2015-01-15|Display device
TWI406258B|2013-08-21|雙閘極液晶顯示裝置及其驅動方法
JP4653021B2|2011-03-16|液晶表示装置及びその駆動方法
WO2017190428A1|2017-11-09|显示面板的驱动方法及包括其的显示装置
CN101551983B|2011-12-07|应用于显示器的源极驱动电路的缓冲器与其控制方法
US9972235B2|2018-05-15|Liquid crystal display device including display panel and display control circuit
US8390603B2|2013-03-05|Method for driving a flat panel display
KR102298315B1|2021-09-06|액정표시장치
TWI497475B|2015-08-21|源極驅動器及其驅動方法
KR102262856B1|2021-06-09|표시장치 및 그 구동방법
US20090021511A1|2009-01-22|Voltaic Level Adjusting Circuit, Method, and Display Apparatus Comprising the Same
US10964280B2|2021-03-30|Source driver
TWI406253B|2013-08-21|採用佈局以達到點反轉之液晶顯示器
CN110120205B|2022-02-22|液晶显示装置及其驱动方法
KR101747728B1|2017-06-16|액정표시장치
同族专利:
公开号 | 公开日
CN102354478A|2012-02-15|
CN102354478B|2013-08-14|
US9679510B2|2017-06-13|
US20150364074A1|2015-12-17|
TWI441154B|2014-06-11|
US20130050172A1|2013-02-28|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
TWI669696B|2018-02-09|2019-08-21|友達光電股份有限公司|像素偵測與校正電路、包含其之像素電路,以及像素偵測與校正方法|KR100965571B1|2003-06-30|2010-06-23|엘지디스플레이 주식회사|액정표시장치와 그 구동방법|
KR100529077B1|2003-11-13|2005-11-15|삼성에스디아이 주식회사|화상 표시 장치, 그 표시 패널 및 그 구동 방법|
US7310079B2|2004-07-01|2007-12-18|Himax Technologies, Inc.|Apparatus and method of charge sharing in LCD|
US7663594B2|2005-05-17|2010-02-16|Lg Display Co., Ltd.|Liquid crystal display device with charge sharing function and driving method thereof|
KR101147104B1|2005-06-27|2012-05-18|엘지디스플레이 주식회사|액정 표시 장치의 데이터 구동 방법 및 장치|
JP2008033113A|2006-07-31|2008-02-14|Nec Lcd Technologies Ltd|液晶表示パネルの駆動方法及びその装置並びに液晶表示装置|
FR2915018B1|2007-04-13|2009-06-12|St Microelectronics Sa|Commande d'un ecran electroluminescent.|
KR20080107855A|2007-06-08|2008-12-11|삼성전자주식회사|표시 장치 및 이의 구동 방법|
CN101533189A|2008-03-10|2009-09-16|奇美电子股份有限公司|像素、显示面板及其驱动方法|KR101752780B1|2011-03-21|2017-07-12|엘지디스플레이 주식회사|액정표시장치 및 그 구동방법|
KR101350737B1|2012-02-20|2014-01-14|엘지디스플레이 주식회사|타이밍 컨트롤러 및 이를 포함하는 액정 표시 장치|
JP2016012903A|2014-06-02|2016-01-21|ソニー株式会社|撮像素子、撮像方法、および電子機器|
TW201627977A|2015-01-21|2016-08-01|中華映管股份有限公司|顯示器及觸控顯示器|
CN105096828A|2015-08-18|2015-11-25|京东方科技集团股份有限公司|显示驱动方法及装置|
CN105047166A|2015-08-28|2015-11-11|深圳市华星光电技术有限公司|液晶显示面板驱动方法及液晶显示装置|
KR20170044809A|2015-10-15|2017-04-26|삼성디스플레이 주식회사|표시 장치 및 이의 구동 방법|
CN111210767A|2020-03-05|2020-05-29|深圳市华星光电半导体显示技术有限公司|像素驱动电路及其驱动方法、显示面板|
法律状态:
优先权:
申请号 | 申请日 | 专利标题
TW100131067A|TWI441154B|2011-08-30|2011-08-30|顯示裝置及其畫素電壓驅動方法|TW100131067A| TWI441154B|2011-08-30|2011-08-30|顯示裝置及其畫素電壓驅動方法|
CN2011103429424A| CN102354478B|2011-08-30|2011-10-25|显示装置及其像素电压驱动方法|
US13/462,779| US20130050172A1|2011-08-30|2012-05-02|Display apparatus and pixel voltage driving method thereof|
US14/817,220| US9679510B2|2011-08-30|2015-08-04|Display apparatus and pixel voltage driving method thereof|
[返回顶部]